دوره سطح یک Zynq ( دوره مقدماتی به پیشرفته Zynq )
350,000 تومان
موجودوره آموزش ZYNQ خود به 12 دوره ( دوره معرفی Zynq، دوره مقدماتی Zynq،دوره Block design 1، دوره Block design 2، دوره ساخت ip core، دوره مقدماتی نرم افزار Vitis، دوره پیشرفته نرم افزار Vitis، دوره Petalinux 1، دوره Petalinux 2، دوره درایور نویسی ( Petalinux deriver ) و دوره اینتراپت ها ( Zynq Interrupt Handeling )، تقسیم می گردد که به ترتیب سطوح صفر تا 11 نامیده می شوند.
دوره سطح صفر zynq ( دوره معرفی zynq ) به صورت کلی به مباحث زیر می پردازد و به دلیل گسترده بودن مطالب پیرامون zynq، این دوره غالبا به معرفی مفاهیم پیرامون چیپ zynq و تکنولوژی ترکیبی FPGA و CPU می پردازد. مفاهیم عمیق و کاربردی zynq از سطح 1 ( دوره مقدماتی zynq ) به بعد شروع می شوند و در دوره های سطوح 1 تا 10 به صورت تخصصی به تمامی مطالب معرفی شده در دوره سطح صفر پرداخته می شود.
این دوره (دوره دوم یا دوره سطح یک) و دوره بعدی ( دوره سوم یا دوره سطح 2) فقط شامل معرفی و بررسی قسمت های مختلف بخش های PS و PL در چیپ های Zynq می باشند و هیچ پروژه ای را در بر نمیگیرند. اما بسیار بسیار لازم و مکمل دوره های دیگر هستند و تمامی مطالب مورد نیاز شما در این دو دوره جمع آوری شده اند.
تاریخ ایجاد پروژه: ۱۴۰۱/۰۵/۰۷
توضیحات
دوره آموزش ZYNQ خود به ۱۲ دوره ( دوره معرفی Zynq، دوره مقدماتی Zynq،دوره Block design 1، دوره Block design 2، دوره ساخت ip core، دوره مقدماتی نرم افزار Vitis، دوره پیشرفته نرم افزار Vitis، دوره Petalinux 1، دوره Petalinux 2، دوره درایور نویسی ( Petalinux deriver ) و دوره اینتراپت ها ( Zynq Interrupt Handeling )، تقسیم می گردد که به ترتیب سطوح صفر تا ۱۱ نامیده می شوند.
دوره سطح صفر zynq ( دوره معرفی zynq ) به صورت کلی به مباحث زیر می پردازد و به دلیل گسترده بودن مطالب پیرامون zynq، این دوره غالبا به معرفی مفاهیم پیرامون چیپ zynq و تکنولوژی ترکیبی FPGA و CPU می پردازد. مفاهیم عمیق و کاربردی zynq از سطح ۱ ( دوره مقدماتی zynq ) به بعد شروع می شوند و در دوره های سطوح ۱ تا ۱۰ به صورت تخصصی به تمامی مطالب معرفی شده در دوره سطح صفر پرداخته می شود.
این دوره (دوره دوم یا دوره سطح یک) و دوره بعدی ( دوره سوم یا دوره سطح ۲) فقط شامل معرفی و بررسی قسمت های مختلف بخش های PS و PL در چیپ های Zynq می باشند و هیچ پروژه ای را در بر نمیگیرند. اما بسیار بسیار لازم و مکمل دوره های دیگر هستند و تمامی مطالب مورد نیاز شما در این دو دوره جمع آوری شده اند. سرفصل های زیر می باشد:
قسمت اول )
بررسی چند برد با هسته zynq
بررسی قسمت FPGA در چیپ zynq
بررسی قسمت PS در zynq
بررسی قسمت PL در zynq
پیاده سازی ماژول در PL و اتصال به PS
بیان مختصر باس های اتصال PL به PS
مقایسه پایه های چیپ zynq از نظر کاربرد
قسمت دوم)
مقایسه خانواده Zynq7000 با Zynq7000S
معرفی Zynq Ultrascale
معرفی Versal
تکولوژی های ساخت ترانزیستور Mosfet, Fintet, GAA
استفاده از kintex , Artix در Zynq
قابلیت های PS در Zynq
بررسی باس های Hp و ACP و GP از نظر اتصال
بررسی کامل اتصالات قسمت های مختلف PS
قسمت سوم)
interconnection در SoC
شکل گیری یک Embedded System در Zynq
تاریخچه تغییرات باس AXI
Write address channel
Write data channel
Write response channel
Read address channel
AXI4 full interface
Read data channel
قسمت چهارم)
معرفی چیپ های کنترلی آماده در PS
بررسی مختصری از pinout چپ Zynq
نگاهی کلان به بخش های موجود در PS چیپ Zynq
بررسی کامل EMIO و MIO
بررسی کنترلر باس I2C در PS
قسمت پنجم)
معرفی ملزومات یک برد مبتنی بر FPGA
بررسی کانکتور UART در چیپ های Zynq
بررسی MIO و EMIO برای UART
بررسی pinout پایه های تخصیص یافته به MIO
بررسی کنترلر باس SPI در Zynq
بررسی MIO و EMIO برای SPI
قسمت ششم)
معرفی IC Timer ها در قسمتPS چیپ Zynq
بررسی TTC ها در چیپ Zynq
معرفی CPU WatchDog Timer
معرفی System WatchDog Timer
بررسی پایه های MIO در Triple Timer Counter ها
قسمت هفتم)
معرفی سوکت اترنت (RJ45)
معرفی برد های FPGA دارای سوکت اترنت
معرفی سوکت فیبر نوری (SFP)
بررسی کانکتور RJ45
معرفی ماژول PHY Ethernet
بررسی بلوک دیاگرام اتصال RJ45 به FPGA
معرفی پروتکل Media-independent interface (MII)
معرفی پروتکل RMII
معرفی پروتکل GMII
معرفی پروتکل RGMII
بررسی MIO ها برای ماژول Ethernet
قسمت هشتم)
بررسی package و pinout چیپ های Zynq
PS pinout
PL pinout
معرفی Bank های پایه های چیپ FPGA
نام گذاری pin های FPGA
بررسی پایه های یک چیپ FPGA
نمایش پایه های یک FPGA با ۱۱۵۶ پایه
معرفی پایه های پر سرعت GTP و GTX
قسمت نهم)
بررسی منابع داخل FPGA و منابع قسمت PL چیپ Zynq
بررسی قسمت های یک FPGA با جزئیات کامل
بررسی معماری CLB ( Configurable logic blocks )
بررسی تعداد هسته های DSP
بررسی تعداد ( Look-Up Tables )
بررسی تعداد Flip-Flops
بررسی تعداد Block RAM های ۳۶Kb
معرفی پایه های پر سرعت GTP و GTX
بررسی منابع داخلی FPGA
مقایسه سرعت باس های انتقال داده بین PL و PS
تحلیل معماری یک LUT با ۶ ورودی
بررسی دقیق معماری انواع Slice در FPGA
معرفی نسبت بین منابع موجود در FPGA
قسمت دهم)
معرفی نرم افزارهای درگیر در یک پروژه بزرگ مبتنی بر FPGA
معرفی ورژن های سیستم عامل linux توزیع Ubuntu برای نصب Vivado
معرفی ورژن های مناسب Windows برای نصب Vivado
معرفی نرم افزار Vivado
معرفی نرم افزار Vivado HLS
معرفی نرم افزار Vitis
معرفی نرم افزار Matlab
معرفی نرم افزار Altium
معرفی نرم افزار SolidWorks
معرفی نرم افزار Petalinux
بررسی ابعاد یک پروژه بزرگ
جلسه 1 | جلسه 2 | جلسه 3 |
پس از ثبت سفارش، لینک دانلود ارسال می شود. | پس از ثبت سفارش، لینک دانلود ارسال می شود. | پس از ثبت سفارش، لینک دانلود ارسال می شود. |
جلسه 4 | جلسه 5 | جلسه 6 |
پس از ثبت سفارش، لینک دانلود ارسال می شود. | پس از ثبت سفارش، لینک دانلود ارسال می شود. | پس از ثبت سفارش، لینک دانلود ارسال می شود. |
جلسه 7 | جلسه 8 | جلسه 9 |
جلسه 10 |
جهت مشاهده ی سایر ویدئو ها پس از خریداری، لینک فیلم ها به ایمیل شما ارسال خواهد .
دیدگاهها
هیچ دیدگاهی برای این محصول نوشته نشده است.